MEMS Clock Generators


Cascade Platform 基於MEMS的時鐘發生器具有4個獨立的Frac-N PLL、4個輸入、最多10個輸出、從8 kHz到2.1 GHz的寬頻率範圍,以及9 x 9 mm封裝中豐富的可程式設計功能。通過集成MEMS諧振器,時鐘發生器使設計者能夠創建晶片上的時鐘系統,並消除與基於石英的傳統時鐘相關的所有品質和可靠性問題。

  • 通過消除晶體電容失配,始終實現精確的時鐘合成
  • 即使在低溫和其他惡劣環境條件下,也應始終可靠啟動
  • 由於雜訊耦合到晶體介面上,因此沒有抖動退化
  • 石英固有的無活性下降/頻率跳躍
  • 抗振動和板材彎曲能力提高10倍

 

Device SiT95141
Datasheet
Number of Inputs 4
Number of Outputs 10
Max. Output Frequency 2.1 GHz
Number of PLL/Clock Domains 4 PLL 1 time domain
Phase Jitter(rms) 120 fs
Package(mm) 9x9 mm, 64-pin